diff --git a/docs/compte-rendu_V1_0905.md b/docs/compte-rendu_V1_0905.md
index 154ad978c98787dd569c4b85cfdb0da1177e77a1..61bc7f4159517bdbd73caf9a28a53591ba655286 100644
--- a/docs/compte-rendu_V1_0905.md
+++ b/docs/compte-rendu_V1_0905.md
@@ -24,14 +24,16 @@ On constate en entrée une impulsion de Dirac, les valeurs filtrées que l'on ob
 
 
 ### Question filtre 3 : Validez-vous la conception de l’unité de contrôle ?
-
+ 
 <figure>
   <img src="docs/img/Capture_d_écran_du_2025-05-09_16-28-54.png" alt="Image description">
   <figcaption>Capture du Design Flow</figcaption>
 </figure>
 Oui, la conception de l’unité de contrôle est validée. En effet en branchant un casque à la carte et en faisant varier la fréquence en entrée à l'aide du site fourni dans l'énoncé, on constate que la simulation correspond bien au comportement attendu : un filtre passe-bas.
 Une autre question présente dans l'énoncé nous demandait de fournir le design flow (présent en figure ci-contre) montre la cartographie de la carte les parties allumées étant les parties utilisées lors de la simulation.
+
 ### Question filtre 4 : Combien de processus sont utilisés et de quelles natures sont-ils ?
+
 Dans le code il y a 4 processus, tous séquentiels, ne prenant en entrée que la Clock le Reset. Le premier processus (Shift) gère le registre à décalage en insérant le nouvel échantillon d’entrée et en décalant les anciens vers la droite lorsque le signal I_loadShift est activé. Le second (incr_address) initialise ou incrémente l’adresse de lecture utilisée pour accéder aux registres contenant les échantillons et les coefficients, en fonction des signaux I_initAddress et I_incrAddress. Le troisième (sum_acc) effectue l’accumulation des produits successifs Xi × Hi dans un registre de somme SR_sum, contrôlé par les signaux I_initSum et I_loadSum. Enfin, le dernier processus (store_result) stocke le résultat final filtré dans un registre de sortie SR_filteredSample lorsque I_loadY est actif. 
 
 ### Question filtre 5 : La simulation vous permet-elle de valider votre description VHDL ? Sinon, quel élément pose problème ? Comment pouvez-vous le corriger ? Justifiez